另一个就是利用层了。
用户通过烧入 FPGA 配置文件,来定义这些门电路以及存储器之间的连线,用硬件描述说话对 FPGA 的硬件电路停止设想。每完成一次烧录,FPGA内部的硬件电路就有了肯定的连接体例,具有了必然的服从,输入的数据只需求顺次颠末各个门电路,便能够获得输出成果。
没错,简朴是能免却很多的推行本钱,但也意味着这玩意合用代价不高啊!
把这钱用在必定没甚么代价的项目上,其他有代价的项目如何办?
有的人感觉无所谓,归正拨款下来了,不管如何样,大师都多少都能赚点。至于这款软件有没有合用代价,也没啥幸亏乎的。
实际上现阶段AI芯片本就有现成的处理计划,比如FPGA。
跟宁为的构思分歧,FPGA直接便能够了解为一种全能芯片,有着同一的布局。
宁为的意义是要绕开现有的各种架构跟指令集,又牵涉到兼容性的题目。
起首是几近不能设想跟仿真大型庞大的通用芯片,比如CPU、GPU。
归恰是专项拨款,不消白不消。
“想来大师已经明白这款软件的设想理念了。那就是简朴,充足的简朴,就几近不需求任何推行本钱。”
“EDA实例化过程需求将工具的布局位置和摆列体例天生运转脚本以便节制光刻机停止出产和制造。”
“容器:用以承装元、组或群的布局。”
但也有人感觉如许不当。
“从这类视角,大师应当看出我们的EDA设想思路实在很简朴,一方面我们要让操纵者很轻松的将代表分歧范例工具的标记在设想界面长停止定位和摆列并停止接线;另一方面,操纵者的统统操纵实际上是计算机背景将工具的函数相互串连调用,终究构成一个大函数过程。”
因而沉默过后,有人收回了分歧的声音。
“由以上需求,我们直接指导出软件布局。”
“出产函数:用于将工具的布局、摆列和连接停止脚本化供应给光刻机用于出产。”
……
“它们别离是元,即现有技术能够制作的最小布局单位,这个单位是能够跟动技术的冲破而更新的。”
毕竟除了余兴伟外,年纪最小的也都大了他一轮。
“每一个工具要都包含属性和函数两部分。”
“仿真与监控:用于向布局发送参数并检测各个函数节点的返回值。”
“属性不但包含该工具的物理属性,如尺寸、大小等,还包含该工具的索引与表示属性,如代表标记、同一序号等,还包含了该工具的布局属性,如连接体例和摆列体例等。函数则必须有输入参数和返回值,是对工具服从的描述,如单项导通、放大、停止等。”
一旦更新慢了,就后进了……
公家的钱也是钱,现在尝试室的盘子就这么大,在他们的项目上用的多了,别的项目就要减少资金。
“在这里我先假定每一个由现有技术能够制作出的布局都是一个工具。这些工具我将之分红了四种范例。”
“宁为,能不能解释下,设想这款软件的初志是甚么?合用代价又在那里?”
“以上是对设想过程的要求。同时,我们的EDA软件要具有仿真服从。EDA仿真过程是向大函数过程输入参数并记录反应成果的过程,也包含对各个子过程之间通报的参数和返回值的监测。
“各位传授,各位教员,大师好,非常感激大师能抱着对我的信赖插手我们EDA项目组。明天这个集会就是大抵报告一下我们这款极简EDA的设想理念,以及对大师接下来的事情做一个合作。”